フォーラムへの返信
-
投稿者投稿
-
ご回答有難うございます。処置の方法に関しまして承知しました。
ご回答ありがとうございます。
(2)に関しまして、VDD->VDDOまたはVDD=VDDO(同時) での電源投入を推奨されるとの事で承知しました。お世話になります。ご回答有難うございました。
(2)に関しまして 上記回答にて承知しました。3.3Vを使用する方向で検討させていただきます。
(1)に関してですが、VDDとVDDO同時投入で構わないとの事ですが、仮にVDDO->VDDの順になってしまう場合には 問題が生じるものでしょうか。追加のご回答有難うございました。
本件 解決とさせていただきます。ご回答有難うございます。
ご説明から 0Vを中心に 上下に400mV~600mVとなり、純粋な変位分としては 800mVpp~1200mVppとなると認識しましたが
正しいでしょうか。大変失礼しました。型式:LMK03328に対する質問でした。
本スレッドは解決として 改めて質問させていただきます。お世話になります。調査いただき有難うございました。
質問いたしました2点、上記ご回答にて承知しました。ご確認頂き有難うございました。状況に関しまして承知しました。
1uA程度を参考値として設計して 実機で確認する様に進めさせて頂きます。ご対応有難うございます。
SCL=400kHzを予定していますが、AD仕様が有利となる場合には 100kHzとさせて頂きます。ご回答有難うございます。明確に回答する事が難しい旨承知しました。
素人質問にて失礼します。参考レベルとしてさせて頂きますので、
次の条件の場合どうなるか ご教示頂けませんでしょうか。仮に1.8Vの電位監視に用いる場合、1.8V/1uA にて算出するという認識で正しいでしょうか。
また1.8V->0V、0V->1.8V と0.2msくらいで変化する信号の場合には、どのくらいの抵抗値となりますでしょうか。> (回答)
> Vout-pp = 2*VODの関係がございます。
> データシートFigure38, 39がわかりやすいかと思います。
->ご回答有難うございました。最大で 900mV peak-to-peak swing となる認識で正しいでしょうか。> (回答)
> レジスタを制御することで1.8Vのバイアスを加えることができます。
> データシートFigure45をご参照ください。
->拝見しまして追加で質問となります。信号品質面から weak bias =1.8Vを使う事を推奨されるものでしょうか。
使う場合 どのくらい発熱が増えるものでしょうか。ちなみに 旧データシートでは1.3Vとなっていましたが どこかの
LOTから変更となったものでしょうか。追加で教えて頂きたいです。
7.8 Clock Input Characteristics (PRIREF_P/PRIREF_N, SECREF_P/SECREF_N) に VICM(Input Common Mode Voltage) =0.1~2Vとあります。それに対して Figure 53. AC Coupling LMK03328 Inputs with LVDS Signal では、ACカップルコンデンサを通してDC成分を生成せず LMK03328に入力しています。LMK03328内部で 0.1V以上の DC成分を付加する仕様となりますでしょうか。 -
投稿者投稿