ホーム › フォーラム › Texas Instruments › 電源IC › 周辺回路の設計ツール このトピックには1件の返信が含まれ、2人の参加者がいます。4 年、 8 ヶ月前に GC さんが最後の更新を行いました。 2件の投稿を表示中 - 1 - 2件目 (全2件中) 投稿者 投稿 2020年3月26日 2:44 PM #10516 返信 CELL参加者 周辺回路の設計ツール デバイス型番:LP8863-Q1 LP8863-Q1の周辺部品選定のための設計ツールは無いでしょうか? SEPIC駆動(昇降圧)でスイッチングする回路構成を想定していますが 外付けFETのゲート抵抗算出、スイッチングロス、コイルの定格電流に対するリップル電流ピーク値、LP8863内部の定電流回路での電力損失などを算出したいです。 2020年3月26日 8:12 PM #10517 返信 GC従業員 <p>CELL様</p><p> </p><p>ご投稿ありがとうございます。</p><p>確認致しましたが、計算ツールは御座いませんでした。</p><p> </p><p>SEPECの設計に関する情報としては、データシート76-81ページ記載の「9.2.3 SEPIC Mode Application」となります。</p><p>ご要望の内容が報告出来ず申し訳御座いませんが、ご容赦頂けますと幸いです。</p><p> </p><p>何卒よろしくお願いします。</p><p> </p><p>GC</p> 投稿者 投稿 2件の投稿を表示中 - 1 - 2件目 (全2件中)