ホーム › フォーラム › Texas Instruments › モーター・ドライバー › UCC21520の損失計算式について このトピックには4件の返信が含まれ、2人の参加者がいます。3 年、 10 ヶ月前に HIGA さんが最後の更新を行いました。 5件の投稿を表示中 - 1 - 5件目 (全5件中) 投稿者 投稿 2021年1月6日 9:22 AM #14447 返信 ET参加者 UCC21520の損失計算式について デバイス型番: UCC21520 お世話になります。 UCC21520のデータシート 9.2.2.5 Estimate Gate Driver Power Lossについて質問がございます。 総損失P_GD=P_GDQ+P_GDOとなっておりますが、P_GDOは1chあたりの損失であり、 Dual chunnelで同じ駆動を行う場合はP_GD=P_GDQ+P_GDO*2になるとの認識で相違ないでしょうか。 ご回答宜しくお願い致します。 2021年1月7日 8:36 AM #14569 返信 HIGA従業員 ET 様 お問い合わせありがとうございます。 メーカへの確認を行いましたところ、ご理解の通りとのことで確認いたしました。 よろしくお願いいたします。 2021年1月12日 1:47 PM #14645 返信 HIGA従業員 ET様 本件のお問い合わせについてメーカより訂正の連絡がございましたので追加ポストさせていただきます。 訂正内容としては、データシート内にございます損失の計算式(11)~(17)まではすべて2chを考慮されたものと の回答です。従いまして前回は1chとのことで回答しておりますが、2chと訂正をさせていただきます。 大変ご迷惑をおかけいたしまして申し訳ございません。 2021年1月12日 3:21 PM #14649 返信 ET参加者 ご連絡くださりありがとうございます。 それであれば、チャネルA,Bで駆動する素子のゲート電荷をそれぞれQg_A,Qg_Bとしたとき、 Qgは両電荷を足し合わせたもの(Qg=Qg_A+Qg_B)でお間違いないでしょうか。 2021年1月12日 4:10 PM #14650 返信 HIGA従業員 ET様 ご返信ありがとうございます。 はい。そのご理解で問題ございません。 よろしくお願い致します。 投稿者 投稿 5件の投稿を表示中 - 1 - 5件目 (全5件中)